Verilog HDL : a guide to digital design and synthesis /

Detalles Bibliográficos
Autor Principal: Palnitkar, Samir
Formato: Libro
Idioma:English
Publicado: Upper Saddle River, NJ ; New Delhi : Pearson, c2003.
Edición:2nd ed.
Subjects:
Classic Catalogue: View this record in Classic Catalogue
LEADER 02286nam a2200349 a 4500
001 13210431
008 100703s2003 njua b 001 0 eng d
010 |a  2003269714 
020 |a 9788177589184 
020 |a 0130449113 
040 |a DLC  |c DLC  |d DLC  |d DB-DhAAL 
082 0 0 |a 621.39/2  |2 22 
100 1 |a Palnitkar, Samir. 
245 1 0 |a Verilog HDL :  |b a guide to digital design and synthesis /  |c Samir Palnitkar ; [foreword by Prabhu Goel]. 
250 |a 2nd ed. 
260 |a Upper Saddle River, NJ ;  |a New Delhi :  |b Pearson,  |c c2003. 
300 |a xlii, 450 p. :  |b ill. ;  |c 25 cm. +  |e 1 CD-ROM (4 3/4 in.) 
500 |a "A Prentice Hall title." 
500 |a "Professional technical reference"--P. [4] cover. 
504 |a Includes bibliographical references (p. 439-440) and index. 
541 1 |e 00020572 
650 0 |a Verilog (Computer hardware description language) 
852 4 |a Ayesha Abed Library   |j General Shelf. 
999 |c 9145  |d 9145 
952 |0 0  |1 0  |2 ddc  |4 0  |6 621_392000000000000_PAL_2003  |7 0  |9 11447  |a BRACUL  |b BRACUL  |c GEN  |d 2010-07-03  |l 1  |m 2  |o 621.392 PAL  |p 3010020572  |r 2022-06-13  |s 2022-05-18  |t 1  |w 2010-07-03  |y BK 
952 |0 0  |1 0  |2 ddc  |4 0  |6 621_392000000000000_PAL_2003  |7 0  |9 11449  |a BRACUL  |b BRACUL  |c GEN  |d 2010-07-03  |l 2  |m 5  |o 621.392 PAL  |p 3010020573  |r 2024-05-11  |s 2024-03-25  |t 2  |w 2010-07-03  |y BK 
952 |0 0  |1 0  |2 ddc  |4 0  |6 621_392000000000000_PAL_2003  |7 0  |9 11450  |a BRACUL  |b BRACUL  |c GEN  |d 2010-07-03  |l 1  |m 10  |o 621.392 PAL  |p 3010020574  |r 2012-04-18  |s 2012-01-30  |t 3  |w 2010-07-03  |y BK 
952 |0 0  |1 0  |2 ddc  |4 0  |6 621_392000000000000_PAL_2003  |7 0  |9 11451  |a BRACUL  |b BRACUL  |c GEN  |d 2010-07-03  |l 2  |m 10  |o 621.392 PAL  |p 3010020575  |q 2025-03-09  |r 2024-12-01  |s 2024-12-01  |t 4  |w 2010-07-03  |y BK 
952 |0 0  |1 0  |2 ddc  |4 0  |6 621_392000000000000_PAL_2003  |7 0  |9 11452  |a BRACUL  |b BRACUL  |c AV  |d 2010-07-03  |l 0  |o 621.392 PAL  |p 4010020572  |r 2010-07-03  |t 1  |w 2010-07-03  |y AV 
952 |0 0  |1 0  |2 ddc  |4 0  |6 621_392000000000000_PAL_2003  |7 0  |9 11453  |a BRACUL  |b BRACUL  |c AV  |d 2010-07-03  |l 0  |o 621.392 PAL  |p 4010020573  |r 2010-07-03  |t 2  |w 2010-07-03  |y AV 
952 |0 0  |1 0  |2 ddc  |4 0  |6 621_392000000000000_PAL_2003  |7 0  |9 11454  |a BRACUL  |b BRACUL  |c AV  |d 2010-07-03  |l 0  |o 621.392 PAL  |p 4010020574  |r 2010-07-03  |t 3  |w 2010-07-03  |y AV 
952 |0 0  |1 0  |2 ddc  |4 0  |6 621_392000000000000_PAL_2003  |7 0  |9 11455  |a BRACUL  |b BRACUL  |c AV  |d 2010-07-03  |l 0  |o 621.392 PAL  |p 4010020575  |r 2010-07-03  |t 4  |w 2010-07-03  |y AV